Seorang pembangun remaja telah mencipta papan pembangunan FPGA yang mengagumkan dan menjana buzz yang ketara dalam komuniti pembuat. The Icepi Zero , yang direka oleh Cyao berusia 16 tahun, menyediakan kuasa pengkomputeran yang serius dalam faktor bentuk Raspberry Pi Zero yang kecil sambil mengekalkan keserasian sumber terbuka sepenuhnya.
Projek ini menarik perhatian bukan sahaja kerana merit teknikal, tetapi juga kerana kisah luar biasa di sebaliknya. Pencipta muda ini menulis CPU pertama mereka dalam Verilog pada usia 13 tahun dan kini telah membangunkan apa yang dilihat ramai sebagai alternatif yang menarik kepada papan FPGA sedia ada di pasaran.
![]() |
---|
Raspberry Pi Zero W mempamerkan reka bentuk padat yang serupa dengan Icepi Zero, dicipta oleh Cyao yang berusia 16 tahun |
Menangani Jurang Pasaran dengan Pilihan Reka Bentuk Bijak
The Icepi Zero menangani beberapa masalah yang dihadapi pembangun dengan tawaran FPGA semasa. Kebanyakan papan FPGA yang berkuasa cenderung mahal dan besar, menjadikannya kurang mudah diakses untuk pelajar dan penggemar. Papan ini menampilkan Lattice ECP5 FPGA dengan 24k LUT dan 112 KiB RAM, dipasangkan dengan 256Mbit SDRAM dan pelbagai pilihan sambungan termasuk tiga port USB-C dan output HDMI .
Apa yang membezakan projek ini ialah komitmennya terhadap perkakas sumber terbuka. Tidak seperti kebanyakan persekitaran pembangunan FPGA yang memerlukan perisian proprietari yang mahal, The Icepi Zero berfungsi sepenuhnya dengan alat sumber terbuka percuma seperti Yosys dan NextPNR . Pendekatan ini mengurangkan halangan kemasukan dengan ketara untuk pendatang baru dalam pembangunan FPGA .
Spesifikasi Utama Icepi Zero :
- FPGA: Lattice ECP5 25F dengan 24k LUT dan 112 KiB RAM
- Memori: 256Mbit 166MHz SDRAM , 128 Mbit storan kilat
- Storan: Slot kad MicroSD
- Sambungan: 3x port USB-C , output Mini HDMI
- Pengaturcaraan: Penukar USB ke JTAG dan UART terbina dalam
- Jam: Pengayun luaran 40MHz
- Antara Muka Pengguna: 4 LED , 1 butang
- Faktor Bentuk: Serasi dengan Raspberry Pi Zero
Minat Komuniti dan Landskap Persaingan
Pengumuman ini telah mencetuskan perbincangan mengenai penetapan harga dan kedudukan pasaran. Walaupun pembangun pada mulanya mempertimbangkan untuk menjual papan pada kos (sekitar 40-50 dolar Amerika dalam kuantiti besar), ahli komuniti telah menasihati supaya tidak menetapkan harga terlalu rendah, mencadangkan harga runcit sekitar 100-200 dolar Amerika akan lebih mampan.
Beberapa ahli komuniti menunjukkan alternatif sedia ada seperti siri Tang Nano (bermula pada 25 dolar Amerika ) dan IceSugarPro , tetapi ramai yang menyatakan bahawa setiap pilihan mempunyai pertukaran dari segi sokongan perkakas, dokumentasi, atau had perkakasan. Gabungan The Icepi Zero antara keserasian sumber terbuka, faktor bentuk padat, dan set ciri yang mantap nampaknya mengisi niche tertentu.
Perbandingan Harga:
- ** Icepi Zero :** $40-50 USD (pukal), ~$70 USD (kumpulan pembangun), menyasarkan $100-200 USD runcit
- ** Tang Nano series :** $25-35 USD di Amazon
- ** ULX3S (papan ECP5 yang serupa):** julat $100-200 USD
- ** IceSugarPro :** Di bawah $100 USD untuk modul dan papan sambungan
Potensi Pengkomputeran Retro dan Emulasi
Mungkin yang paling menarik untuk peminat ialah potensi papan untuk menjalankan teras komputer klasik. Perbincangan komuniti mendedahkan bahawa teras Amiga sedia ada telah berjaya dipindahkan ke papan berasaskan ECP5 yang serupa, dan beberapa ahli menyatakan minat untuk menggunakan The Icepi Zero untuk projek kabinet arkad dan aplikasi permainan retro.
Keupayaan HDMI papan boleh berfungsi untuk kedua-dua input dan output, membuka kemungkinan untuk projek pemprosesan video dan penyelesaian paparan tersuai. Fleksibiliti ini menjadikannya menarik untuk pelbagai aplikasi di luar pembangunan FPGA tradisional.
Berikutan minat yang luar biasa dan banyak pertanyaan mengenai pembelian papan yang dipasang, pencipta telah memohon kepada CrowdSupply untuk pengedaran. Langkah ini boleh menjadikan The Icepi Zero tersedia secara meluas kepada komuniti pembuat global, berpotensi menetapkannya sebagai standard baharu untuk pembangunan FPGA yang mampu milik dan mudah alih.